Incisive 企业仿真器

主要优点

  • 帮助测试台自动化,分析和重用以提高生产率

  • 通过跟踪行业标准覆盖率指标确保验证质量

  • 使用自动反向注释和可执行的验证计划来驱动和指导验证

  •  


 

无论您和您的团队是否通过无数次运行来满足收敛和覆盖率目标,验证电源域和复位验证意图的交互工作,还是发现和调试长时间的深度死锁,Incisive®企业仿真器提高了周转时间和吞吐量。借助过程自动化技术,原生高性能引擎,电源分析和高级调试功能,您可以验证复杂的芯片和系统。

Incisive企业仿真器支持IEEE标准语言和方法以及功耗格式,并提供一个全面的从计划到收敛的方法,提高生产力、项目可预测性和产品质量。其独特的功能支持简化和加速您的工作流程,并帮助避免验证的风险。仿真器可用于:

  • 用于低功耗验证的核心引擎,与 Conformal® Low Power 密切配合
  • 作为混合信号验证的数字引擎,与Virtuoso® 仿真器一起使用
  • 使用Palladium®平台进行仿真加速时的Testbench引擎
  • 在事务级建模(TLM)验证解决方案中使用的RTL引擎

 

当数字仿真在1980年代变得普遍时,流程还是很简单的:RTL,然后门级网表,然后版图实现。从那时起,仿真已经成熟为验证,并已成为在复杂FPGA,ASIC和定制设计中实现生产力、可预测性和质量的关键手段。即使作为成熟技术的一部分,也涌现出用于生成度量(用于测量对照验证计划的进展)的新手段,用于数字和模拟仿真的新抽象(使得流程中可以较早开始验证)以及用于加速收敛的新方法。

Incisive企业模拟器是业内非常常用的引擎,不断提供新技术来支持已经出现的每个验证挑战。今天,仿真器在帮助测试台自动化,重复使用和分析,以验证系统级、RTL、到门级的设计。它支持由 Incisive Metric Center 和 Incisive vManager™ 解决方案实现的度量驱动方法。它的本地编译架构加速了事务级、行为级、低功耗、RTL和门级模型的同时模拟,这对现代多语言、多抽象、混合信号SoC的验证至关重要。

使用Incisive企业仿真器,您可以获得简化的整体调试工作,缩短调试周转时间。模拟器将设计失败与仿真失败分离,对这些失败进行排序和分组,以便于选择和操作。其全面的语言支持能够对复杂的混合语言SoC进行源代码调试,其中至关重要的是通过多个IP块来跟踪数据以识别和修复错误。其对低功耗、混合信号和嵌入式软件的集成支持,可针对任何SoC配置进行调试。

Cadence提供集成的、复杂的调试解决方案,以满足您的对RTL、测试平台和SoC验证调试需求:

  • Indago™调试平台:高度集成在Incisive平台上,Indago调试平台通过自动化的根本原因分析和预测分析方法将调试时间缩短50%,直接带您找到SoC层次结构中的错误原因,包括您的设计代码,测试平台,嵌入式软件和IP协议。
  • SimVision™调试:与Indago调试平台集成的统一图形调试环境,SimVision Debug支持跨IEEE标准设计、测试平台和断言语言的信号级和事务级的流程,以及硬件、软件、和模拟域。

 

Incisive企业仿真器支持IEEE标准语言,开放式验证方法(OVM),Accellera的通用验证方法(UVM)和e-Reuse方法(eRM),使您能够快速,轻松地与您建立的验证流程集成。 您可以使用虚拟系统平台扩展Incisive企业仿真器的功能,该平台在测试台与被测设备(DUT)之间提供高吞吐量通道。 这使得嵌入式软件的自动的度量驱动验证就像是DUT的另一部分。

主要特征

  • 帮助测试台自动化,分析和重复使用以提高生产率
  • 通过跟踪行业标准覆盖率指标(包括功能、事务、低功耗和HDL代码),以及自动数据和断言检查,来确保验证质量
  • 使用自动反向注释和可执行的验证计划来驱动和指导验证
  • 在多语言验证环境的基础上创建可重复使用的序列和多通道虚拟序列
  • 配置现有的通用验证组件(UVC)或快速构建全新的UVC
  • 使用SimVision Debug为事务级模型、SystemVerilog/e 类库和瞬态混合信号、低功耗和传统波形分析启用高级调试
  • 支持e,开放验证库(OVL),OVM类库,UVM类库,SystemC®,SystemC验证库,SystemVerilog,Verilog,VHDL,PSL,SVA和CPF
  • 在多个抽象级别提供高可能的性能,支持“热交换”置换Palladium XP加速器/仿真器中的RTL仿真器的能力

 

 

产品中心