Voltus IC 功耗完整性解决方案

主要优点

  • 在具有超过十亿个实例的设计上,通过硅验证的精度,执行完整的电源完整性分析,速度提高10倍

  • 可独立工作,或与Cadence数字设计和签核产品在高度集成的流程中工作

  • 由主要代工厂和IP提供商支持

  •  


 

Cadence® Voltus™ IC 功耗完整性解决方案是一种全芯片、单元级功耗签核工具,可提供准确、快速和高容量的分析和优化技术。 Voltus工具对于要求调试、验证和修复IC芯片功耗,IR压降,和电迁移(EM)约束和违规的设计者特别有价值。该工具可用于:

  • 计算和分析功耗
  • 分析和优化 EM 和 IR-Drop(EMIR)
  • 从芯片到封装到PCB,分析功耗对设计收敛的影响

 

Voltus 解决方案包括创新的技术,例如大规模并行运算,可以使用多线程或分布式处理,以及物理感知的电网分析和优化。作为独立的功耗签核工具,Voltus IC Power Integrity解决方案在与其他关键Cadence产品(包括Cadence Innovus™ Implementation System)的高度集成的流程中使用,可提供更显着的生产率提升,从而提供业界非常快的设计闭合技术。当与Cadence Voltus-Fi定制功耗完整性解决方案一起使用时,晶体管级电迁移和IR-Drop(EMIR)工具提供了代工厂认证的SPICE级精度,因此平台加速了IC功耗签核和总体设计收敛。

Voltus IC 功耗完整性解决方案,包括其参考设计流程如3D-IC技术,得到了大型晶圆代工厂和知识产权(IP)提供商的支持,已经通过先进工艺节点(如16nm / 10nm / 7nm FinFET和28nm / 22nm FDSOI)的验证和认证。

利用先进算法和具有大规模并行运算能力的功耗完整性分析引擎,所开发的解决方案:

  • 通过SPICE级矩阵求解器中的高级算法,精确的签核质量电网RC提取,和准确的实例功率分配,提供功耗签核所需的精度
  • 使用其分层架构,支持多达10亿个器件的设计
  • 通过物理感知的功耗完整性优化,提高物理实现的质量
  • 提供布局和电源规划的早期电源线分析,以促进“建造即正确”的电网设计,并消除实施和签核之间的相关性风险
  • 提供自动去耦电容分析和优化,以及自动 power-gating 分析和优化

 

产品中心